眼部整形

首页 » 常识 » 预防 » 时序逻辑电路习题参考答案
TUhjnbcbe - 2024/6/26 19:45:00

一、填空题:

1.时序逻辑电路的特点是:输出不仅取决于当时输入的状态还与电路原来的状态有关。

2.欲使JK触发器实现的功能,则输入端J应接“1”,K应接“1”。

3.JK触发器具有保持、翻转、置0和置1的功能。

4.D触发器具有置0和置1的功能。

5.TTL型触发器正常工作时,异步置位端应接(假设低电平有效)高电平(在高电平有效时情况相反),异步复位端应接(假设低电平有效)高电平。

6.构成一个六进制计数器最少要采用三位触发器,这时构成的电路有2个无效状态。

7.移位寄存器可分为右移移位寄存器、左移移位寄存器和双向移位寄存器。

8.正常工作过程中的74LS,当由1变为0时,74LS工作在同步预置数状态;的作用是使74LS处于清零状态。

9.施密特触发器主要用于脉冲波形的整形和变换。

10.四位移位寄存器构成环行计数器时,有效状态共有4个;若构成扭环计数器时,其有效状态是8个。

11.触发器的逻辑功能通常可用真值表、特征方程、状态图和激励表四种方法描述。

二、是非判断题:

1.仅具有保持和翻转功能的触发器是RS触发器。(错)

2.使用3个触发器构成的计数器最多有6个有效状态。(错)

3.时序逻辑电路各个变量之间的逻辑关系一般可由三个表达式描述。(对)

4.同步时序逻辑电路中各触发器的时钟脉冲CP是同一个信号。(对)

5.利用一个74LS90可以构成一个十二进制的计数器。(错)

6.一个计数器在任意初始状态下如果都能进入到有效循环状态时,称其能自启动。(对)

7.用移位寄存器可以构成BCD码计数器。(错)

8.电路的输出只能出现两个状态稳定的逻辑电平之一。(对)

9.施密特触发器采用的是电平触发方式,不是脉冲触发方式。(对)

10.施密特触发器在输入信号为0时,其状态可以是0,也可以是1。(错)

三、选择题:

1.描述时序逻辑电路功能的两个重要方程式是(B)。

A、状态方程和输出方程B、状态方程和驱动方程

C、驱动方程和特性方程D、驱动方程和输出方程

2.由与非门组成的RS触发器不允许输入的变量组合为(D)。

A、00B、01C、10D、11

3.用多个74LS90芯片构成的计数器是(B)计数器。

A、同步B、异步C、同步计数器或者异步

4.用多个74LS芯片构成的计数器是(C)计数器。

A、同步B、异步C、同步计数器或者异步

5.定时器的TH端电平小于2UDD/3,端电平大于UDD/3时,定时器的输出状态是(C)。

A、0态;B、1态;C、原态。

6.四位移位寄存器构成扭环形计数器是(B)计数器。

A、四进制;B、八进制;C、十六进制。

7.双稳态触发器的类型有(D)

A、基本RS触发器;B、同步RS触发器;C、主从式触发器;D、前三种都有。

8.存在空翻问题的触发器是(B)

A、D触发器;B、同步RS触发器;C、主从JK触发器。

9.将正弦波变为同频率的矩形波应选用(B)

A、移位寄存器;B、施密特触发器;C、单稳态电路。

10.改变定时电路的电压控制端(管脚5)CO的电压值,可改变(C)

A、定时电路的高、低输出电平;B、开关放电管的开关电平;

C、高输入端、低输入端的电平值;D、置“0”端的电平值。

1
查看完整版本: 时序逻辑电路习题参考答案